0
点赞
收藏
分享

微信扫一扫

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理


#CROSSLINK系列
#CROSSLINK vs XO3L

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_晶振

总的来说XO3L的灵活性更强,更近似于一片通用的CPLD;CROSSLINK专用性更强。

针对subLVDS转换到MIPI的需求,CROSSLINK比较有优势,因为集成度更高,所以稳定性也更高。

#要点
#crosslink不支持jtag下载,
要另外做下载线

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_晶振_02

#io上电电压
io在程序加载之前为低电平,起码被三极管理解为低电平。

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_晶振_03

#NVCM仅一次烧录

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_三极管_04


如果这一次机会被设备为从NVCM优先启动,后面就只能使用在线调试,IO配置的修改也不能生效了。

#下载选项

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_fpga开发_05

实际使用flash为MX25L1606EM1I-12G,但选项如上,可以支持。

#Dual-Boot EXT-EXT
片外的双引导方式

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_fpga开发_06

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_fpga开发_07

  

#内部晶振
可以产生低频LFCLKOUT=10KHz,高频HFCLKOUT=48M,24M,12M,6M其中一个,通过分频系数来控制。

使用以下代码进行调用,HFCLKDIV参数进行分频设置,HFOUTEN:1使能:

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_晶振_08

#边缘时钟分频器
有4个分频器(bank1,bank2各2个),可以对外部输入的时钟进行2, 3.5, 4, 7和8倍的分频。 调用代码如下:

RK3399+FPGA+MIPI 方案细节之subLVDS to MIPI处理_加载_09

使用分频器若能满足需求,可以节省PLL资源。
 

举报

相关推荐

0 条评论