TMS320C6418定点数字信号处理器是基于第二代高性能高级VelociTI超长指令字(VLIW)架构(VelociTI.2)的定点 DSP产品。高性能、低成本的C6418 DSP使客户能够降低电信、软件无线电、数字地面电视广播(DTTB)和数字广播卫星/通信卫星(BS/CS)应用的系统成本。C64x™是C6000™ DSP平台的代码兼容成员。
功能框图:
产品:
TMS320C6418GTS600
TMS320C6418ZTS600
TMS320C6418GTSA500
TMS320C6418ZTSA500
描述:
C64x 定点 DSP - 500MHz/600MHz、McBSP、2 个 PCI
封装:
FCBGA-288
明佳达 星际金华 供求TMS320C6418GTS600、TMS320C6418GTSA500、TMS320C6418ZTSA500、TMS320C6418ZTS600 C64x 定点 DSP
特性:
高性能定点数字信号处理器(TMS320C6418)
商用温度设备
1.67纳秒指令周期时间
600 MHz时钟速率
4800 MIPS
扩展温度设备
2 ns指令周期时间
500 MHz时钟速率
4000 MIPS
八条32位指令/周期
与C64x完全软件兼容
VelociTI.2扩展VelociTI高级超长指令字(VLIW)TMS 320 c 64 x DSP内核
八个具有VelociTI.2扩展的高度独立的功能单元:
六个alu(32/40位),每个时钟周期支持单32位、双16位或四8位算术运算
两个乘法器支持每个时钟周期四次16 x 16位乘法(32位结果)或八次8 x 8位乘法(16位结果)
具有不一致支持的加载存储架构
64个32位通用寄存器
指令打包减少了代码量
所有指令都有条件
指令集特性
字节可寻址(8/16/32/64位数据)
8位溢出保护
位域提取、设置、清除
标准化、饱和、位计数
VelociTI.2增加了正交性
VelociTI.2扩展VelociTI高级超长指令字(VLIW)TMS 320 c 64 x DSP内核
维特比解码器协处理器(VCP)
支持超过500个7.95 Kbps的AMR
可编程代码参数
L1/L2存储器架构
128K位(16K字节)L1P程序缓存(直接映射)
128K位(16K字节)L1D数据缓存(2路组关联)
4M位(512K字节)L2统一映射RAM/高速缓存(灵活的RAM/高速缓存分配)
端序:小端序,大端序
32位外部存储器接口(EMIF)
异步存储器(SRAM和EPROM)和同步存储器(SDRAM、SBSRAM、ZBT SRAM和FIFO)的无缝接口
512兆字节总可寻址外部存储空间
增强型直接内存访问(EDMA)控制器(64个独立通道)
主机端口接口(HPI)[32/16位]
两个多通道音频串行端口(McASPs每个端口有六个串行数据引脚
两条内部集成电路(I2C)总线
附加GPIO功能
两个多通道缓冲串行端口
三个32位通用定时器
十六个通用I/O (GPIO)引脚
灵活的PLL时钟发生器
片内基波振荡器
兼容IEEE-1149.1 (JTAG)边界扫描
288引脚球栅阵列(BGA)封装(GTS和ZTS后缀),1.0毫米球距
0.13米/6层铜金属工艺(CMOS)
3.3伏输入/输出,1.4伏内部(-600)
3.3伏输入/输出,1.2伏内部(A-500)
VelociTI.2、VelociTI和TMS320C64x是德州仪器的商标。
所有商标都是其各自所有者的财产。
IEEE标准1149.1-1990标准-测试-访问端口和边界扫描架构。